- AutorIn
- Johannes Götze Technische Universität Chemnitz
- Titel
- Hardwarebeschleunigung von Matrixberechnungen auf Basis von GPU Verarbeitung
- Zitierfähige Url:
- https://nbn-resolving.org/urn:nbn:de:bsz:ch1-qucosa2-343855
- Schriftenreihe
- Chemnitzer Informatik-Berichte
- Bandnummer
- CSR-19-04
- Datum der Einreichung
- 18.12.2018
- ISSN
- 0947-5125
- Abstract (DE)
- In den heutigen Algorithmen zu Soundlokalisierungsverfahren sind Matrizenberechnungen allgegenwärtig, aus diesem Grund befasst sich diese Arbeit mit der Analyse von Matrixberechnungen und deren möglichen Realisierung auf eingebetteten Systemen. Hierzu werden die gängigen Beschleunigungstechnologien wie Prozessoren, Grafikbeschleunigung und Parallelisierung mit der Hilfe von FPGAs analysiert. Die Ergebnisse zeigen, dass ein Grafikchip in der Lage ist eine solche Matrixvektormultiplikation im Gegensatz zu einer Implementierung auf einem Prozessor zu beschleunigen. Eine Implementierung auf einem FPGA, welche in ihrem Entwicklungsaufwand deutlich über der einer Beschleunigung durch einen Grafikchip liegt, ist hinsichtlich der Laufzeit durch eine GPU nicht zu erreichen.
- Andere Ausgabe
- Chemnitzer Informatik-Berichte
Link: http://www.tu-chemnitz.de/informatik/service/ib - Freie Schlagwörter (DE)
- Hardwarebeschleunigung, Matrixmultiplikation, Cuda, OpenCL
- Klassifikation (DDC)
- 004
- Normschlagwörter (GND)
- Informatik, Hardwarebeschleunigung, OpenCL
- GutachterIn
- Prof. Dr. Wolfram Hardt
- BetreuerIn Hochschule / Universität
- René Schmidt
- Den akademischen Grad verleihende / prüfende Institution
- Technische Universität Chemnitz, Chemnitz
- Version / Begutachtungsstatus
- publizierte Version / Verlagsversion
- URN Qucosa
- urn:nbn:de:bsz:ch1-qucosa2-343855
- Veröffentlichungsdatum Qucosa
- 02.07.2019
- Dokumenttyp
- Bachelorarbeit
- Sprache des Dokumentes
- Deutsch